吉岡 智和(よしおか ともかず) | データ更新日:2023.11.27 |
大学院(学府)担当
学部担当
電子メール *Internet Explorerではメールアドレスが表示されないため、他のWebブラウザ(Chrome、Safari等)をご利用ください。
ホームページ
https://kyushu-u.elsevierpure.com/ja/persons/tomokazu-yoshioka
研究者プロファイリングツール 九州大学Pure
電話番号
092-553-4482
FAX番号
092-553-4482
就職実績-他大学
就職実績有, 1998年4月1日〜2003年9月30日 九州芸術工科大学芸術工学部環境設計学科助手
就職実績-民間機関等
就職実績有, 1994年4月1日〜1998年3月31日 東洋建設
取得学位
博士(工学)
学位取得区分(国外)
なし
専門分野
建築構造
外国での教育研究期間(通算)
00ヶ年00ヶ月
活動概要
研究活動として,主に建築物の耐震安全性を向上させるための新たな技術や構法に関する開発研究を行っている。特に,摩擦接合の高摩擦化,新しい摩擦ダンパーの開発,建築物の地震時損傷を低減する摩擦ダンパーを用いた新たな構法の開発研究に取り組んでいる。
教育面では,建築構造力学,耐震構造,建築構造設計,地震防災に関する講義,演習を担当し,建築物や都市等の安全,安心に資する技術の開発や新しい設計法の提案,既存建築物の耐震性能評価や耐震改修を中心におき,学生の研究指導を行っている。
教育面では,建築構造力学,耐震構造,建築構造設計,地震防災に関する講義,演習を担当し,建築物や都市等の安全,安心に資する技術の開発や新しい設計法の提案,既存建築物の耐震性能評価や耐震改修を中心におき,学生の研究指導を行っている。
本データベースの内容を無断転載することを禁止します。
九大関連コンテンツ
QIR 九州大学学術情報リポジトリ システム情報科学研究院
システムLSI研究センター
- 演算/メモリ性能バランスを考慮したマルチコア向けオンチップメモリ� ...
- マルチコア向けオンチップメモリ貸与法に おける実行コード生成法の改善
- Compiler Assisted Energy Reduction Techniques for Embedded Multimedia Processors
- Stack Frames Placement in Scratch-Pad Memory for Energy Reduction of Multi-task Applications
- Optimal Stack Frame Placement and Transfer for Energy Reduction Targeting Embedded Processors ...