2024/10/01 更新

お知らせ

 

写真a

カワカミ サトシ
川上 哲志
KAWAKAMI SATOSHI
所属
システム情報科学研究院 情報エレクトロニクス部門 准教授
システムLSI研究センター (併任)
工学部 電気情報工学科(併任)
システム情報科学府 電気電子工学専攻(併任)
マス・フォア・イノベーション連係学府 (併任)
職名
准教授
連絡先
メールアドレス
電話番号
0928023726

学位

  • 工学博士 (Mar. 2019)

経歴

  • Bosch Japan (Apr. 2014 -- Jan. 2016)

研究テーマ・研究キーワード

  • 研究テーマ:次世代コンピュータシステム・アーキテクチャに関する研究

    研究キーワード:計算機アーキテクチャ, 高性能・低消費電力コンピューティング, ナノフォトニックコンピューティング

    研究期間: 2019年4月

受賞

  • 研究会優秀若手発表賞

    2019年7月   電子情報通信学会   光アプロキシメートコンピューティングの実現に向けた電力性能解析による優れた業績

  • Award for outstanding research achievement

    2019年7月   Asia Pacific Society  

  • 若手奨励賞

    2016年7月   情報処理学会  

  • 学術研究表彰

    2014年3月   九州大学  

  • 若手奨励賞

    2013年6月   情報処理学会  

論文

  • Late Breaking Results: Single Flux Quantum based Brownian Circuits for Ultra-Low-Power Computing 査読 国際誌

    Satoshi Kawakam, Yusuke Ohtsubo, Koji Inoue and Masamitsu Tanaka

    In Proceedings of Design, Automation & Test in Europe Conference & Exhibition (DATE)   2024年3月

     詳細を見る

    記述言語:英語   掲載種別:研究論文(国際会議プロシーディングス)  

    リポジトリ公開URL: https://hdl.handle.net/2324/7178879

  • Superconductor Computing for Neural Networks 査読 国際誌

    Koki Ishida, Ilkwon Byun, Ikki Nagaoka, Kousuke Fukumitsu, Masamitsu Tanaka, Satoshi Kawakami, Teruo Tanimoto, Takatsugu Ono, Jangwoo Kim, and Koji Inoue

    IEEE Micro   2021年6月

     詳細を見る

    記述言語:英語   掲載種別:研究論文(学術雑誌)  

    リポジトリ公開URL: https://hdl.handle.net/2324/7178875

  • Architecting an Extremely Fast Neural Processing Unit Using Superconducting Logic Devices 査読 国際誌

    Koki Ishida, Ilkwon Byun, Ikki Nagaoka, Kousuke Fukumitsu, Masamitsu Tanaka, Satoshi Kawakami, Teruo Tanimoto, Takatsugu Ono, Jangwoo Kim, and Koji Inoue

    IEEE/ACM International Symposium on Microarchtecture   2020年10月

     詳細を見る

    記述言語:英語   掲載種別:研究論文(国際会議プロシーディングス)  

    リポジトリ公開URL: https://hdl.handle.net/2324/7178873

  • Novel frontier of photonics for data processing-Photonic accelerator 査読 国際誌

    Ken Ichi Kitayama, Masaya Notomi, Makoto Naruse, Koji Inoue, Satoshi Kawakami, Atsushi Uchida

    APL Photonics   4 ( 9 )   2019年9月

     詳細を見る

    記述言語:英語   掲載種別:研究論文(学術雑誌)  

    DOI: 10.1063/1.5108912

    リポジトリ公開URL: https://hdl.handle.net/2324/7178867

  • ナノフォトニック・ニューラルネットワークアクセラレータ向け統合評価環境 査読

    川上哲志, 小野貴継, 井上弘士, 納富雅也

    電子情報通信学会論文誌   J102-A ( No.6 )   2019年6月

     詳細を見る

    記述言語:日本語   掲載種別:研究論文(学術雑誌)  

  • Parallel precomputation with input value prediction for model predictive control systems 査読 国際誌

    Satoshi Kawakami, Takatsugu Ono, Toshiyuki Ohtsuka, Inoue Koji

    IEICE Transactions on Information and Systems   E101D ( 12 )   2864 - 2877   2018年12月

     詳細を見る

    記述言語:英語   掲載種別:研究論文(学術雑誌)  

    DOI: 10.1587/transinf.2018PAP0003

    リポジトリ公開URL: https://hdl.handle.net/2324/7174313

  • 極低温不揮発FPGAを対象とした誤り耐性量子コンピュータ向け表面符号復号器のRTL設計 査読

    中村 徹舟 , 宮村 信 , 井上 弘士 , 川上 哲志 , 阪本 利司 , 多田 宗弘 , 谷本 輝夫

    2024年8月

     詳細を見る

    記述言語:日本語   掲載種別:研究論文(学術雑誌)  

  • Research on optical computing system architecture for simple recurrent neural networks

    Kawakami Satoshi

    Impact   2024 ( 1 )   51 - 53   2024年1月   ISSN:23987073 eISSN:23987081

     詳細を見る

    記述言語:英語  

    Moore’s Law, relating to the speed and capabilities of computers is becoming less applicable. In this ‘post-Moore’ era, a cross-disciplinary team based in the Constructive Electronics Laboratory, Kyushu University, Japan, is investigating optical computing system infrastructures, with a view to driving computing technology forward in a way that negates the need to comply with Moore’s Law. Associate Professor Satoshi Kawakami is an expert in electric circuits and computer architecture who is part of the team. The team’s expertise covers materials, devices, circuits, architectures and algorithms and is geared towards pioneering new computing technologies in the post-Moore era. Kawakami believes that the continuous improvement of computer systems with higher performance and lower power consumption/energy consumption will be essential to realise a sustainable advanced information society and wants to maximise the advantages of devices and hide their disadvantages at the system level, which will necessitate collaboration with higher system layers. Another important goal is reducing power consumption by improving the efficiency of computers. In one current project, the researchers are exploring optical computing system infrastructure for simple recurrent neural networks. The team is keen to re-examine the ideal state of optical circuits from the perspective of the entire system, including electrical memory and interfaces.

    CiNii Research

  • Research on optical computing system architecture for simple recurrent neural networks 招待 国際誌

    Satoshi Kawakam

    Impact   2024年1月

     詳細を見る

    記述言語:英語   掲載種別:研究論文(学術雑誌)  

    リポジトリ公開URL: https://hdl.handle.net/2324/7178878

  • Parallel Photonic Matrix Processor Based on Space and Wavelength Division Multiplexing

    Nakajima M., Kawakami S., Ikeda K., Hashimoto T.

    LEOS Summer Topical Meeting   2024年   ISSN:10994742 ISBN:9798350393873

     詳細を見る

    出版者・発行元:LEOS Summer Topical Meeting  

    We show our recent progress for scaling-up the optical computing engine using silica-based waveguide technology and its combination with free-space-optics (FSO). Owing to the dense parallelization in both space and wavelength division, our device can improve computational speed to sub-peta OPS scale.

    DOI: 10.1109/SUM60964.2024.10614538

    Scopus

  • Design and implementation of opto-electrical hybrid floating-point multipliers

    INABA Takumi, ONO Takatsugu, INOUE Koji, KAWAKAMI Satoshi

    IEICE Transactions on Information and Systems   advpub ( 0 )   2024年   ISSN:09168532 eISSN:17451361

     詳細を見る

    記述言語:英語   出版者・発行元:The Institute of Electronics, Information and Communication Engineers  

    <p>The performance improvement by CMOS circuit technology is reaching its limits. Many researchers have been studying computing technologies that use emerging devices to challenge such critical issues. Nanophotonic technology is a promising candidate for tackling the issue due to its ultra-low latency, high bandwidth, and low power characteristics. Although previous research develops hardware accelerators by exploiting nanophotonic circuits for AI inference applications, there has never been considered for the acceleration of training that requires complex Floating-Point (FP) operations. In particular, the design balance between optical and electrical circuits has a critical impact on the latency, energy, and accuracy of the arithmetic system, and thus requires careful consideration of the optimal design. In this study, we design three types of Opto-Electrical Floating-point Multipliers (OEFMs): accuracy-oriented (Ao-OEFM), latency-oriented (Lo-OEFM), and energy-oriented (Eo-OEFM). Based on our evaluation, we confirm that Ao-OEFM has high noise resistance, and Lo-OEFM and Eo-OEFM still have sufficient calculation accuracy. Compared to conventional electrical circuits, Lo-OEFM achieves an 87% reduction in latency, and Eo-OEFM reduces energy consumption by 42%.</p>

    DOI: 10.1587/transinf.2024pap0003

    CiNii Research

  • Late Breaking Results: Single Flux Quantum Based Brownian Circuits for Ultra-Law-Power Computing

    Kawakami S., Ohtusbo Y., Inoue K., Tanaka M.

    Proceedings -Design, Automation and Test in Europe, DATE   2024年   ISSN:15301591 ISBN:9798350348590

     詳細を見る

    出版者・発行元:Proceedings -Design, Automation and Test in Europe, DATE  

    This paper proposes a random walk circuit imple-mentation with single flux quantum devices, essential for Brownian circuits, to reduce processing energy consumption dramatically. SPICE-based simulation demonstrating its functional operation and random walks can be achieved via the Shapiro- Wilk test. Furthermore, we developed a Monte Carlo simulator for Brownian circuits, enabling functionality verification and computation step distribution analysis. Latency/energy evaluation using a half-adder as a case study revealed that proposed circuits could reduce energy consumption by 1/1260 and offer an opportunity for low-power computing systems.

    Scopus

  • Design of The Ultra-Low-Power Driven VMM Configurations for uW Scale IoT Devices 査読 国際誌

    Keisuke Takano, Takeaki Yajima and Satoshi Kawakami

    In Proceedings of the IEEE International Symposium on Embedded Multicore/Many-core Systems-on-Chip (MCSoC)   2023年12月

     詳細を見る

    記述言語:英語   掲載種別:研究論文(国際会議プロシーディングス)  

    リポジトリ公開URL: https://hdl.handle.net/2324/7178876

  • Gate-level-pipeline SFQ circuits for high-throughput floating-point arithmetic 査読 国際誌

    Masamitsu Tanaka, Ikki Nagaoka, Satoshi Kawakami, Teruo Tanimoto, Takatugu Ono, Koji Inoue, and Akira Fujimaki

    Proceedings of the European Conference on Applied Superconductivity (EUCAS)   2023年9月

     詳細を見る

    記述言語:英語   掲載種別:研究論文(国際会議プロシーディングス)  

  • Empirical Power-Performance Analysis of Layer-wise CNN Inference on Single Board Computers 査読

    Kuan Yi Ng, Aalaa M.A. Babai, Teruo Tanimoto, Satoshi Kawakami and Koji Inoue

    IPSJ Transaction ACS   2023年8月

     詳細を見る

    記述言語:英語   掲載種別:研究論文(学術雑誌)  

  • 50-GFLOPS Floating-Point Adder and Multiplier Using Gate-Level-Pipelined Single-Flux-Quantum Logic With Frequency-Increased Clock Distribution

    Nagaoka, I; Kashima, R; Tanaka, M; Kawakami, S; Tanimoto, T; Yamashita, T; Inoue, K; Fujimaki, A

    IEEE TRANSACTIONS ON APPLIED SUPERCONDUCTIVITY   33 ( 4 )   2023年6月   ISSN:1051-8223 eISSN:1558-2515

     詳細を見る

    出版者・発行元:IEEE Transactions on Applied Superconductivity  

    We demonstrate the functioning of a high-throughput, gate-level-pipelined floating-point adder and multiplier over 50 GHz. The gate-level-pipelined floating-point adder and multiplier requires dedicated circuit blocks to wait until other circuit blocks complete calculations because of the dependence between their sign, exponent, and significand parts. We revealed that the resultant delay difference of the waiting circuit blocks hinders high-frequency operation if the predesigned circuit blocks with the fixed clock distribution are connected in a simple manner. We showed that clock distribution needs to synchronize with every pipeline stage regardless of the circuit blocks to minimize the delay difference between the circuit blocks for circuits containing the waiting circuit blocks (e.g., the floating-point adder and multiplier). We designed a 5-bit floating-point adder and multiplier to demonstrate the effectiveness of the clock distribution experimentally. The test chips were fabricated using AIST 10-kA/cm$\boldsymbol{^{2}}$ Advanced Process 2. We verified the high-speed operation at over 50 GHz in the floating-point adder and multiplier. The maximum clock frequency and throughput of the floating-point adder were 56 GHz and 56 GFLOPS, respectively. The corresponding values for the floating-point multiplier were 63 GHz and 63 GFLOPS, respectively.

    DOI: 10.1109/TASC.2023.3250614

    Web of Science

    Scopus

  • Dynamically Reconfigurable Decoder Architecture for Adaptive Error Correction Using Cryogenic Non-Volatile FPGAs 査読 国際誌

    Tesshu Nakamura, Makoto Miyamura, Koji Inoue, Satoshi Kawakami, Toshitsugu Sakamoto, Munehiro Tada and Teruo Tanimoto

    Proceedings of the Workshop: I too can Quantum (I2Q)   2023年6月

     詳細を見る

    記述言語:英語   掲載種別:研究論文(国際会議プロシーディングス)  

  • 50-GFLOPS Floating-Point Adder and Multiplier Using Gate-Level-Pipelined Single-Flux-Quantum Logic with Frequency-Increased Clock Distribution 査読 国際誌

    Ikki Nagaoka, Ryota Kashima, Masamitsu Tanaka, Satoshi Kawakami, Teruo Tanimoto, Taro Yamashita, Koji Inoue, and Akira Fujimaki

    IEEE Transactions on Applied Superconductivity   2023年4月

     詳細を見る

    記述言語:英語   掲載種別:研究論文(学術雑誌)  

  • POSTER: Evaluating floating-point multipliers with opto-electrical hybrid circuits

    Inaba, T; Ono, T; Inoue, K; Kawakami, S

    PROCEEDINGS OF THE 20TH ACM INTERNATIONAL CONFERENCE ON COMPUTING FRONTIERS 2023, CF 2023   219 - 219   2023年   ISBN:979-8-4007-0140-5

  • Design of The Ultra-Low-Power Driven VMM Configurations for μW Scale IoT Devices

    Takano, K; Yajima, T; Kawakami, S

    2023 IEEE 16TH INTERNATIONAL SYMPOSIUM ON EMBEDDED MULTICORE/MANY-CORE SYSTEMS-ON-CHIP, MCSOC   65 - 72   2023年   ISSN:2771-3067 ISBN:979-8-3503-9361-3

     詳細を見る

    出版者・発行元:Proceedings - 2023 16th IEEE International Symposium on Embedded Multicore/Many-Core Systems-on-Chip, MCSoC 2023  

    Operating IoT devices by supplying power from an energy harvester and installing AI accelerators in IoT devices are required. Nevertheless, conventionally selected architectures for AI processing require a large amount of power, making it difficult to operate in low-power bands such as IoT devices or even impossible to operate in the first place. Therefore, driving AI accelerators with power that energy harvesters can supply is an issue. However, there has been no past exploration of AI accelerators in the driven of the μW scale. In this paper, we analyze the configuration of Vector Matrix Multiplier, mainly used for AI accelerators, and show the effective configuration for μW scale IoT devices. Using 180nm CMOS to synthesize the four architectures of various sizes, we characterize device performance and analyze energy consumption and circuit area. As a result of the analysis, it shows that the configuration in which all calculations are deployed on the circuit can have the lowest energy consumption. In addition, we found that when there is a limit on circuit area, a configuration in which some calculations are performed in the time domain by lowering the voltage is suitable.

    DOI: 10.1109/MCSoC60832.2023.00018

    Web of Science

    Scopus

  • Empirical Power-performance Analysis of Layer-wise CNN Inference on Single Board Computers

    Ng K.Y., Babai A.M.A., Tanimoto T., Kawakami S., Inoue K.

    Journal of Information Processing   31 ( 0 )   478 - 494   2023年   eISSN:18826652

     詳細を見る

    記述言語:英語   出版者・発行元:一般社団法人 情報処理学会  

    This paper analyzes the impact of input sparsity and DFS/DVFS configurations for single-board computers on the execution time, power, and energy of each VGG16 layer as the first step towards efficient CNN inference on single-board computers. For this purpose, we first develop a power and execution time measurement environment and perform experiments using Raspberry Pi 4 and NVIDIA Jetson Nano. Our results show that clock frequency strongly correlates with execution time and power. Inversely, input sparsity has a weak correlation with execution time and power. Then, we show that a coarse-grained DVFS model can explain over 96% of the variations in the power of each VGG16 layer even when sets of clock frequency and voltage on the single-board computer are unavailable.

    DOI: 10.2197/ipsjjip.31.478

    Scopus

    CiNii Research

  • Design and Analysis of a Nano-photonic Processing Unit for Low-Latency Recurrent Neural Network Applications 査読 国際誌

    Eito Sato, Koji Inoue, Satoshi Kawakami

    The IEEE International Symposium on Embedded Multicore/Many-core Systems-on-Chip   2022年12月

     詳細を見る

    記述言語:英語   掲載種別:研究論文(国際会議プロシーディングス)  

  • A Hybrid Opto-Electrical Floating-point Multiplier 査読 国際誌

    Takumi Inaba, Takatsugu Ono, Koji Inoue, Satoshi Kawakami

    The IEEE International Symposium on Embedded Multicore/Many-core Systems-on-Chip   2022年12月

     詳細を見る

    記述言語:英語   掲載種別:研究論文(国際会議プロシーディングス)  

  • An Edge Autonomous Lamp Control with Camera Feedback 査読 国際誌

    Satoshi Matsushita, Teruo Tanimoto, Satoshi Kawakami, Takatsugu Ono, Koji Inoue

    The IEEE World Forum on Internet of Things   2022年10月

     詳細を見る

    記述言語:英語   掲載種別:研究論文(国際会議プロシーディングス)  

  • Layer-wise power/performance analysis for single-board CNN inference 査読

    Kuan Yi Ng, Aalaa M.A. Babai, Satoshi Kawakami, Teruo Tanimoto, Koji Inoue

    The cross-disciplinary Workshop on Computing Systems, Infrastructures, and Programming   2022年6月

     詳細を見る

    記述言語:英語   掲載種別:研究論文(その他学術会議資料等)  

  • Empirical Power-Performance Analysis of Layer-wise CNN Inference on Single Board Computers 査読

    Kuan Yi Ng, Aalaa M.A. Babai, Teruo Tanimoto, Satoshi Kawakami and Koji Inoue

    IPSJ Transaction ACS   2022年6月

     詳細を見る

    記述言語:英語   掲載種別:研究論文(学術雑誌)  

  • Design of Variable Bit-Width Arithmetic Unit Using Single Flux Quantum Device 査読 国際誌

    Iori Ishikawa, Koki Ishida, Masamitsu Tanaka, Ikki Nagaoka, Satoshi Kawakami, Teruo Tanimoto, Akira Fujimaki, Koji Inoue

    IEEE International Symposium on Circuits & Systems   2022年5月

     詳細を見る

    記述言語:英語   掲載種別:研究論文(国際会議プロシーディングス)  

  • Design of Variable Bit-Width Arithmetic Unit Using Single Flux Quantum Device

    Ishikawa, I; Nagaoka, I; Kashima, R; Ishida, K; Fukumitsu, K; Oka, K; Tanaka, M; Kawakami, S; Tanimoto, T; Ono, T; Fujimaki, A; Inoue, K

    2022 IEEE INTERNATIONAL SYMPOSIUM ON CIRCUITS AND SYSTEMS (ISCAS 22)   2022-May   3547 - 3551   2022年   ISSN:0271-4302 ISBN:978-1-6654-8485-5

     詳細を見る

    出版者・発行元:Proceedings - IEEE International Symposium on Circuits and Systems  

    This paper presents the design of an ultra-high-speed, low-power arithmetic unit that supports variable bit-width operations with single flux quantum (SFQ) technology. Because of the high-speed nature of superconductor devices, we can achieve extremely high power-performance efficiency that cannot be achieved by state-of-the-art CMOS devices. To implement the complex function to support the variable bit-width feature, we introduce a novel circuit architecture to maintain the high-speed operation over 50GHz. Our prototype chip design successfully demonstrated 53.5GHz 1.59mW operations.

    DOI: 10.1109/ISCAS48785.2022.9937317

    Web of Science

    Scopus

  • A Hybrid Opto-Electrical Floating-point Multiplier

    Inaba T., Ono T., Inoue K., Kawakami S.

    Proceedings - 2022 IEEE 15th International Symposium on Embedded Multicore/Many-Core Systems-on-Chip, MCSoC 2022   313 - 320   2022年   ISBN:9781665464994

     詳細を見る

    出版者・発行元:Proceedings - 2022 IEEE 15th International Symposium on Embedded Multicore/Many-Core Systems-on-Chip, MCSoC 2022  

    The performance improvement by CMOS circuit technology is reaching its limits. Many researchers have been studying computing technologies that use emerging devices to challenge such critical issues. Nanophotonic technology is a promising candidate due to its ultra-low latency, high bandwidth, and low power natures. The advanced research activity of nanophotonic computing is to design hardware accelerators for AI inference applications. However, few considerations about nanophotonic accelerators for AI training applications have been conducted. The main reason is that state-of-the-art nanophotonic AI accelerators involve integer operations, whereas floating-point (FP) sum-of-products dominate the training process. However, to the best of the authors' knowledge, there are no optical circuits that target floating-point arithmetic units. This study proposes a novel Opto-Electrical Floating-point Multiplier (OEFM) toward ultra-low-latency, a power-efficient nanophotonic accelerator for AI training applications. We design a microarchitecture of OEFM, including a novel optical integer multiplier and other electrical components. Based on our evaluation framework, we analyze the calculation accuracy of the proposed multiplier and OEFM. Experimental results show that OEFM achieves a 56 % reduction in latency and a 41 % reduction in energy consumption compared with a conventional electrical circuit.

    DOI: 10.1109/MCSoC57363.2022.00057

    Scopus

  • An Edge Autonomous Lamp Control with Camera Feedback

    Matsushita, S; Tanimoto, T; Kawakami, S; Ono, T; Inoue, K

    2022 IEEE 8TH WORLD FORUM ON INTERNET OF THINGS, WF-IOT   2022年   ISBN:978-1-6654-9153-2

     詳細を見る

    出版者・発行元:2022 IEEE 8th World Forum on Internet of Things, WF-IoT 2022  

    Recently IoT edge devices have become more diverse and lower cost. In addition, small low-power single-board computers' computing performance has significantly increased. These conditions make it possible to process locally without communicating to the cloud. Since the advantages of in-edge processing are security and privacy, we applied in-edge IoT to smart homes with rich private information to be secured. In in-edge processing, conventional cloud-managed abnormality monitoring and system maintenance cannot be involved. We developed a lamp control system with in-edge processing. It detects failures using camera image processing and recovers from the failure. The abnormalities of the image processing are detected by monitoring cyclic outdoor brightness change observed on windows captured with the same camera. We have developed a prototype system with Python with OpenCV and FastAPI, etc., over PHP-based lamp timer control while keeping source code size small and considering validation easiness. The camera detectors work at 10 FPS on Python with as small as 1607 total source code lines (three times of code lines against the original lamp control timer).

    DOI: 10.1109/WF-IoT54382.2022.10152281

    Web of Science

    Scopus

  • Design and Analysis of a Nano-photonic Processing Unit for Low-Latency Recurrent Neural Network Applications

    Sato E., Inoue K., Kawakami S.

    Proceedings - 2022 IEEE 15th International Symposium on Embedded Multicore/Many-Core Systems-on-Chip, MCSoC 2022   321 - 329   2022年   ISBN:9781665464994

     詳細を見る

    出版者・発行元:Proceedings - 2022 IEEE 15th International Symposium on Embedded Multicore/Many-Core Systems-on-Chip, MCSoC 2022  

    Recurrent neural networks (RNNs) have achieved high performance in inference processing that handles time-series data. Among them, hardware acceleration for fast processing RNNs is helpful for tasks where real-time performance is es-sential, such as speech recognition and stock market prediction. The nano-photonic neural network accelerator is an approach that takes advantage of the high speed, high parallelism, and low power consumption of light to achieve high performance in neural network processing. However, existing methods are inefficient for RNNs due to significant overhead caused by the absence of recursive paths and the immaturity of the model to be designed. Therefore, architectural considerations that take advantage of RNN characteristics are essential for low latency. This paper proposes a fast and low-power processing unit for RNNs that introduces activation functions and recursion processing using optical devices. We clarified the impact of noise on the proposed circuit's calculation accuracy and inference accuracy. As a result, the calculation accuracy deteriorated significantly in proportion to the increase in the number of recursions, but the effect on inference accuracy was negligible. We also compared the performance of the proposed circuit to an all-electric design and a hybrid design that processes the vector-matrix product optically and the recursion electrically. As a result, the performance of the proposed circuit improves latency by 467x, reduces power consumption by 93.0% compared with the all-electrical design, improves latency by 7.3x, and reduces power consumption by 58.6% compared with the hybrid design.

    DOI: 10.1109/MCSoC57363.2022.00058

    Scopus

  • 32 GHz 6.5 mW Gate-Level-Pipelined 4-bit Processor using Superconductor Single-Flux-Quantum Logic 査読 国際誌

    Koki Ishida, Masamitsu Tanaka, Ikki Nagaoka, Takatsugu Ono, Satoshi Kawakami, Teruo Tanimoto, Akira Fujimaki and Koji Inoue

    IEEE 2020 Symposia on VLSI Technology and Circuits   2020年6月

     詳細を見る

    記述言語:英語   掲載種別:研究論文(国際会議プロシーディングス)  

  • How many trials do we need for reliable NISQ computing? 査読 国際誌

    Teruo Tanimoto, Shuhei Matsuo, Satoshi Kawakami, Yutaka Tabuchi, Masuo Hirokawa and Koji Inoue

    the Quantum Computing Workshop (QCW) in conjunction with the IEEE Computer Society Annual Symposium on VLSI   2020年6月

     詳細を見る

    記述言語:英語   掲載種別:研究論文(国際会議プロシーディングス)  

  • Practical Error Modeling Toward Realistic NISQ Simulation 査読 国際誌

    Teruo Tanimoto, Shuhei Matsuo, Satoshi Kawakami, Yutaka Tabuchi, Masuo Hirokawa and Koji Inoue

    the Quantum Computing Workshop (QCW) in conjunction with the IEEE Computer Society Annual Symposium on VLSI   2020年6月

     詳細を見る

    記述言語:英語   掲載種別:研究論文(国際会議プロシーディングス)  

  • Enhancing a manycore-oriented compressed cache for GPGPU

    Keitaro Oka, Satoshi Kawakami, Teruo Tanimoto, Takatsugu Ono, Inoue Koji

    Proceedings of the International Conference on High Performance Computing in Asia-Pacific Region   22 - 31   2020年1月

     詳細を見る

    記述言語:英語   掲載種別:研究論文(その他学術会議資料等)  

  • Many-core acceleration for model predictive control systems 国際誌

    Satoshi Kawakami, Akihito Iwanaga, Inoue Koji

    1st International Workshop on Many-Core Embedded Systems, MES 2013, in Conjunction with the 40th Annual IEEE/ACM International Symposium on Computer Architecture, ISCA 2013   17 - 24   2013年7月

     詳細を見る

    記述言語:英語   掲載種別:研究論文(国際会議プロシーディングス)  

    DOI: 10.1145/2489068.2489071

▼全件表示

講演・口頭発表等

  • Framework for Performance Analysis of Nano-Photonic Neural Accelerator

    Satoshi Kawakami, Takatsugu Ono, Koji Inoue, and Masaya Notomi

    the 31st Workshop on Circuits and Systems  2018年5月 

     詳細を見る

    開催年月日: 2019年5月

    記述言語:日本語  

    国名:日本国  

  • Speculative Execution for Real-time Model Predictive Control on Manicure Processor 国際会議

    Satoshi Kawakami, Akihito Iwanaga, and Koji Inoue

    the 2013 Symposium on Advanced Computing Systems and Infrastructures  2013年5月 

     詳細を見る

    開催年月日: 2019年5月

    記述言語:日本語  

    国名:日本国  

  • Many-core acceleration for model predictive control systems 国際会議

    Satoshi Kawakami, Akihito Iwanaga, Inoue Koji

    1st International Workshop on Many-Core Embedded Systems, MES 2013, in Conjunction with the 40th Annual IEEE/ACM International Symposium on Computer Architecture, ISCA 2013  2013年6月 

     詳細を見る

    開催年月日: 2013年6月

    記述言語:英語  

    国名:イスラエル国  

  • A Nano-Photonic Accelerator for Recurrent Neural Networks 招待 国際会議

    Shinsuke Ohtsuka, Eito Sato, Koji Inoue and Satoshi Kawakami

    Kyushu University-Twente University Joint Workshop on Semiconductor-related studies  2024年9月 

     詳細を見る

    開催年月日: 2024年9月

    記述言語:英語   会議種別:口頭発表(招待・特別)  

  • 光を用いた近似リザーバーコンピューティングの量子化と性能評価"

    伊藤 立希, 菅野 円隆, 川上 哲志, 内田 淳史

    2024年8月 

     詳細を見る

    開催年月日: 2024年8月

    記述言語:日本語   会議種別:ポスター発表  

  • Integrated Evaluation Environment for Photoelectric Computer Systems Architecture

    The 3rd conference of photonic computing highlighting the ultimate nature of light  2024年8月 

     詳細を見る

    開催年月日: 2024年8月

    記述言語:英語   会議種別:ポスター発表  

  • Error Tolerance analysis of LLM for WDM-based Parallel Photonic Accelerator

    The 3rd conference of photonic computing highlighting the ultimate nature of light  2024年8月 

     詳細を見る

    開催年月日: 2024年8月

    記述言語:英語   会議種別:ポスター発表  

  • Learning with Self-Organizing Dynamical Equations (SODE) and Random Networks

    The 3rd conference of photonic computing highlighting the ultimate nature of light  2024年8月 

     詳細を見る

    開催年月日: 2024年8月

    記述言語:英語   会議種別:ポスター発表  

  • Thermal Fault Injection and Runtime Detection for Optical Neural Network

    The 3rd conference of photonic computing highlighting the ultimate nature of light  2024年8月 

     詳細を見る

    開催年月日: 2024年8月

    記述言語:英語   会議種別:ポスター発表  

  • 光とコンピュータアーキテクチャの基礎Ⅱ 招待

    川上 哲志

    第2回「光と情報」サマースクール  2024年7月 

     詳細を見る

    開催年月日: 2024年7月

    記述言語:日本語   会議種別:公開講演,セミナー,チュートリアル,講習,講義等  

  • 光とコンピュータアーキテクチャの基礎Ⅰ 招待

    川上 哲志

    第2回「光と情報」サマースクール  2024年7月 

     詳細を見る

    開催年月日: 2024年7月

    記述言語:日本語   会議種別:公開講演,セミナー,チュートリアル,講習,講義等  

  • Parallel Photonic Matrix Processor Based on Space and Wavelength Division Multiplexing 招待 国際会議

    Mitsumasa Nakajima, Satoshi Kawakami, Kohei Ikeda and Toshikazu Hashimoto

    IEEE Summer Topicals Meeting Series, co-located with the Photonics in Switching and Computing Conference  2024年7月 

     詳細を見る

    開催年月日: 2024年7月

    記述言語:英語   会議種別:口頭発表(招待・特別)  

  • 近似リザーバーコンピューティングにおける量子化と消費エネルギーの評価

    伊藤 立希, 菅野 円隆, 川上 哲志, 内田 淳史

    電子情報通信学会複雑コミュニケーションサイエンス研究会  2024年6月 

     詳細を見る

    開催年月日: 2024年6月

    記述言語:日本語  

  • 光を用いた近似リザーバーコンピューティングの量子化と性能評価

    伊藤 立希, 菅野 円隆, 川上 哲志, 内田 淳史

    電子情報通信学会NOLTAソサイエティ大会 NLP-CCS共催研究会  2024年6月 

     詳細を見る

    開催年月日: 2024年6月

    記述言語:日本語  

  • Hybrid Optoelectronic Computer System Architecture Exploration 招待 国際会議

    Satoshi Kawakami

    International Symposium on Photonic Computing  2024年3月 

     詳細を見る

    開催年月日: 2024年3月

    記述言語:英語   会議種別:口頭発表(招待・特別)  

    国名:日本国  

  • Architecture Exploration for Opt-Electrical Computing System 国際会議

    Satoshi Kawakami, Takatsugu Ono and Vargas Danilo Vasconcellos

    International Symposium on Photonic Computing  2024年3月 

     詳細を見る

    開催年月日: 2024年3月

    記述言語:英語  

    国名:日本国  

  • Parallel neuromorphic computing on space and wavelength division multiplexed photonic processor 招待 国際会議

    Mitsumasa Nakajima, Satoshi Kawakami, Kohei Ikeda and Toshikazu Hashimoto

    AI and Optical Data Sciences V, SPIE  2024年3月 

     詳細を見る

    開催年月日: 2024年3月

    記述言語:英語   会議種別:口頭発表(招待・特別)  

  • 極低温不揮発FPGAの再構成可能性を活用した表面符号復号器アーキテクチャの検討

    中村 徹舟 , 宮村 信 , 井上 弘士 , 川上 哲志 , 阪本 利司 , 多田 宗弘 , 谷本 輝夫

    第248回システム・アーキテクチャ・第205回システムとLSIの設計技術・第65回組込みシステム合同研究発表会  2024年3月 

     詳細を見る

    開催年月日: 2024年3月

    記述言語:日本語   会議種別:ポスター発表  

  • 実機エラーモデルに基づく光アナログ計算機シミュレーション: 大規模モデル適用性とFine tuning学習応用について

    中島 光雅 , 池田 幸平 , 川上 哲志 , 橋本 俊和

    応用物理学会春季研究報告  2024年3月 

     詳細を見る

    開催年月日: 2024年3月

    記述言語:日本語   会議種別:口頭発表(一般)  

    国名:日本国  

  • 光電融合計算機システム・アーキテクチャの課題と可能性 招待

    川上 哲志

    新化学技術推進協会 電子情報技術部会 ナノフォトニクスエレクトロニクス交流会  2024年2月 

     詳細を見る

    開催年月日: 2024年2月

    記述言語:日本語   会議種別:口頭発表(招待・特別)  

    国名:日本国  

  • Next-Generation Computer System Architecture with Emerging Devices: Challenges and Opportunities 招待 国際会議

    Satoshi Kawakami

    Yonsei University  2023年12月 

     詳細を見る

    開催年月日: 2023年12月

    記述言語:英語   会議種別:口頭発表(招待・特別)  

    国名:大韓民国  

  • Analyzing Carbon Footprint Implications of Hardware Replacement: Preliminary Evaluation Targeting CPUs in Supercomputer Systems

    Kuan Yi Ng, Takeshi Nanri, Teruo Tanimoto, Satoshi Kawakami and Koji Inoue

    2023年11月 

     詳細を見る

    開催年月日: 2023年11月

    記述言語:英語   会議種別:口頭発表(一般)  

    国名:日本国  

  • 光電融合計算機システムのためのコンピュータアーキテクチャ 招待

    川上 哲志

    「光✕コンピューティング」オープンセミナー  2023年10月 

     詳細を見る

    開催年月日: 2023年10月

    記述言語:日本語   会議種別:口頭発表(招待・特別)  

    国名:日本国  

  • Photonic Computing Highlighting Ultimate Nature of Light 国際会議

    Makoto Naruse, Michihiro Koibuchi, Satoshi Kawakami, Atsushi Uchida, Tetsuya Kawanishi, Satoshi Sunada and Akifumi Kasamatsu

    Neuromorphic Natural and Physical Computing: Interdisciplinary Foundations (NNPC)  2023年10月 

     詳細を見る

    開催年月日: 2023年10月

    記述言語:英語  

    国名:ドイツ連邦共和国  

  • Evaluating floating-point multipliers with opto-electrical hybrid circuits 国際会議

    Takumi Inaba, Takatsugu Ono, Koji Inoue and Satoshi Kawakami

    ACM International Conference on Computing Frontiers (CF)  2023年5月 

     詳細を見る

    開催年月日: 2023年5月

    記述言語:英語  

    国名:イタリア共和国  

  • International Symposium on High-Performance Computer Architectureにおける光研究動向共有 招待

    川上 哲志

    ARC×光研究会  2023年4月 

     詳細を見る

    開催年月日: 2023年4月

    記述言語:日本語   会議種別:口頭発表(招待・特別)  

    国名:日本国  

  • フォトニックコンピューティングへのアプローチ -光の極限性能に迫る- 招待

    川上 哲志

    光の極限性能を生かすフォトニックコンピューティングの創成第1回公開シンポジウム  2023年3月 

     詳細を見る

    開催年月日: 2023年3月

    記述言語:日本語   会議種別:口頭発表(招待・特別)  

    開催地:芝浦工業大学   国名:日本国  

  • フォトニックコンピューティングのための光系・電気系タスク分解論 招待

    川上 哲志

    電子情報通信学会総合大会 ソサイエティ特別企画セッション  2023年3月 

     詳細を見る

    開催年月日: 2023年3月

    記述言語:日本語   会議種別:口頭発表(招待・特別)  

    開催地:芝浦工業大学   国名:日本国  

  • Demonstration of a Superconductor 8-Bit Microprocessor Based on High-Throughput Single-Flux-Quantum Logic Circuits 招待 国際会議

    The East Asia Symposium on Superconductor Electronics (EASSE)  2023年3月 

     詳細を見る

    開催年月日: 2023年3月

    記述言語:英語   会議種別:口頭発表(一般)  

    国名:日本国  

  • 光電融合計算機システムの統合評価環境

    川上 哲志, 小野 貴継, Vargas Danilo Vasconcellos

    光の極限性能を生かすフォトニックコンピューティングの創成第2回領域会議  2023年3月 

     詳細を見る

    開催年月日: 2023年3月

    記述言語:日本語  

    開催地:東京大学   国名:日本国  

  • RNN向けナノフォトニックアクセラレータの設計と解析

    佐藤 英人, 井上 弘士, 川上 哲志

    光の極限性能を生かすフォトニックコンピューティングの創成第2回領域会議  2023年3月 

     詳細を見る

    開催年月日: 2023年3月

    記述言語:日本語  

    開催地:東京大学   国名:日本国  

  • 光電融合浮動小数点乗算器

    稲葉 拓巳, 小野 貴継, 井上 弘士, 川上 哲志

    光の極限性能を生かすフォトニックコンピューティングの創成第2回領域会議  2023年3月 

     詳細を見る

    開催年月日: 2023年3月

    記述言語:日本語  

    開催地:東京大学   国名:日本国  

  • 光基盤と応用の最適結合を実現するシステム構造研究

    川上 哲志, 小野 貴継, Vargas Danilo Vasconcellos

    光の極限性能を生かすフォトニックコンピューティングの創成第2回領域会議  2023年3月 

     詳細を見る

    開催年月日: 2023年3月

    記述言語:日本語  

    開催地:東京大学   国名:日本国  

  • 極低温不揮発FPGAを対象とした誤り耐性量子コンピュータ向け表面符号復号器のRTL設計

    中村 徹舟 , 宮村 信 , 井上 弘士 , 川上 哲志 , 阪本 利司 , 多田 宗弘 , 谷本 輝夫

    情報処理学会研究報告  2023年3月 

     詳細を見る

    開催年月日: 2023年3月

    記述言語:日本語   会議種別:口頭発表(一般)  

    国名:日本国  

  • アーキテクチャ分野での光コンピューティング研究 招待

    川上 哲志

    ARC×光研究会  2023年1月 

     詳細を見る

    開催年月日: 2023年1月

    記述言語:日本語   会議種別:口頭発表(招待・特別)  

    国名:日本国  

  • 単一磁束量子回路を用いた機械学習アクセラレータにおける演算エラー許容による電力あたり性能改善の検討

    羽野 祐太, 石川 伊織, 鴨志田 圭吾, 川上 哲志, 谷本 輝夫, 小野 貴継, 田中 雅光, 井上 弘士

    情報処理学会研究報告  2022年12月 

     詳細を見る

    開催年月日: 2022年12月

    記述言語:日本語   会議種別:口頭発表(一般)  

    国名:日本国  

  • High-Throughput Single-Flux-Quantum Circuits Based on Gate- Level-Pipelining toward Artificial Intelligence Applications 招待 国際会議

    Masamitsu Tanaka, Ikki Nagaoka, Satoshi Kawakami, Teruo Tanimoto, Takatugu Ono, Koji Inou, Akira Fujimaki

    The Superconducting SFQ VLSI Workshop  2022年11月 

     詳細を見る

    開催年月日: 2022年11月

    記述言語:英語   会議種別:口頭発表(一般)  

    国名:日本国  

  • 光コンピューティングシステムアーキテクチャの課題と可能性

    川上 哲志

    2022年11月 

     詳細を見る

    開催年月日: 2022年11月

    記述言語:日本語   会議種別:口頭発表(招待・特別)  

    国名:日本国  

  • 単一磁束量子プロセッサ向けキャッシュメモリ構成法の検討と定量的評価

    鴨志田 圭吾, 石川 伊織, 羽野 祐太, 川上 哲志, 谷本 輝夫, 小野 貴継, 田中 雅光, 藤巻 朗, 井上 弘士

    情報処理学会研究報告  2022年7月 

     詳細を見る

    開催年月日: 2022年7月

    記述言語:日本語   会議種別:口頭発表(一般)  

    国名:日本国  

  • Non-Volatile FPGA-based Intermittent Computing and Its Performance Analysis

    2022年7月 

     詳細を見る

    開催年月日: 2022年7月

    記述言語:英語   会議種別:口頭発表(一般)  

    国名:日本国  

  • コンピュータアーキテクチャの視点からみる光デバイス活用の課題と可能性 招待

    川上哲志

    電子情報技術産業協会(JEITA), 非ノイマン型情報処理へ向けたデバイス技術分科会  2021年12月 

     詳細を見る

    開催年月日: 2021年12月

    記述言語:日本語   会議種別:口頭発表(一般)  

    開催地:オンライン   国名:日本国  

  • Towards noise-driven computing 招待 国際会議

    Satoshi Kawakami

    The Superconducting SFQ VLSI Workshop  2021年10月 

     詳細を見る

    開催年月日: 2021年10月

    記述言語:英語   会議種別:口頭発表(一般)  

    国名:日本国  

  • 単一磁束量子回路に基づくゲートレベルパイプライン浮動小数点演算器の設計

    長岡 一起, 加島 亮太, 田中 雅光, 山下 太郎, 川上 哲志, 井上 弘士, 藤巻 朗

    電子情報通信学会ソサイエティ大会  2021年9月 

     詳細を見る

    開催年月日: 2021年10月

    記述言語:日本語   会議種別:口頭発表(一般)  

    国名:日本国  

  • 単一磁束量子回路によるビット幅可変加算器の設計と評価

    石川 伊織, 長岡 一起, 石田 浩貴, 福光 孝介, 岡 慶太郎, 田中 雅光, 川上 哲志, 谷本 輝夫, 小野 貴継, 藤巻 朗, 井上 弘士

    情報処理学会研究報告  2021年6月 

     詳細を見る

    開催年月日: 2021年10月

    記述言語:日本語   会議種別:口頭発表(一般)  

    国名:日本国  

  • 単純再帰型ニューラルネットワーク向けナノフォトニックアクセラレータの設計

    佐藤 英人, 川上 哲志, 岡 慶太郎, 谷本 輝夫, 小野 貴継, 井上 弘士

    情報処理学会研究報告  2021年7月 

     詳細を見る

    開催年月日: 2021年7月

    記述言語:日本語   会議種別:口頭発表(一般)  

    国名:日本国  

  • Towards Ultra-Efficient Nanophotonic AI Acceleration ~ from a computer architecture perspective ~ 招待 国際会議

    Koji Inoue, Satoshi Kawakami

    Optical Fiber Communication Conference  2021年6月 

     詳細を見る

    開催年月日: 2021年6月

    記述言語:英語   会議種別:口頭発表(一般)  

    国名:日本国  

  • 集積ナノフォトニクスを活用した光電融合コンピューティングアーキテクチャ 招待

    川上哲志

    電子情報通信学会, System NanoTechnology研究会  2021年6月 

     詳細を見る

    開催年月日: 2021年6月

    記述言語:日本語   会議種別:口頭発表(一般)  

    国名:日本国  

  • 単純再帰型ニューラルネットワーク向け光演算回路の初期検討

    佐藤 英人, 川上 哲志, 岡 慶太郎, 谷本 輝夫, 小野 貴継, 井上 弘士

    LSIとシステムのワークショップ  2021年5月 

     詳細を見る

    開催年月日: 2021年5月

    記述言語:日本語  

    開催地:On-line   国名:日本国  

  • 単一磁束量子回路を用いたビット幅可変加算器の設計

    石川 伊織, 長岡 一起, 石田 浩貴, 福光 孝介, 岡 慶太郎, 田中 雅光, 川上 哲志, 谷本 輝夫, 小野 貴継, 藤巻 朗, 井上 弘士

    LSIとシステムのワークショップ  2021年5月 

     詳細を見る

    開催年月日: 2021年5月

    記述言語:日本語  

    開催地:On-line   国名:日本国  

  • 単一磁束量子回路を用いたニューラルネットワーク・アクセラレータのプロトタイプ設計

    福光 孝介, 石田 浩貴, 長岡 一起, 加島 亮太, 石川 伊織, 岡 慶太郎, 田中 雅光, 川上 哲志, 谷本 輝夫, 小野 貴継, 藤巻 朗, 井上 弘士

    LSIとシステムのワークショップ  2021年5月 

     詳細を見る

    開催年月日: 2021年5月

    記述言語:日本語  

    開催地:On-line   国名:日本国  

  • Halideを用いたオイラー動画像誇張処理のCPU-FPGAハイブリッドシステムの設計と実装

    上野 麟, 谷本 輝夫, 後藤 孝行, 丸岡 晃, 川上 哲志, 小野 貴継, 飯塚 拓郎, 井上 弘士

    LSIとシステムのワークショップ  2021年5月 

     詳細を見る

    開催年月日: 2021年5月

    記述言語:日本語  

    開催地:On-line   国名:日本国  

  • 光デバイス × アーキテクチャ:次世代光コンピューティングの開拓 招待

    井上弘士,川上哲志

    電子情報通信学会, フォトニックネットワーク研究会  2021年3月 

     詳細を見る

    開催年月日: 2021年3月

    記述言語:日本語   会議種別:口頭発表(一般)  

    国名:日本国  

  • 超電導ニューラルネットワーク・アクセラレータのアーキテクチャ探索を目的とした電力性能モデリング

    石田 浩貴, Ilkwon Byun, 長岡 一起, 福光 孝介, 田中 雅光, 川上 哲志, 谷本 輝夫, 小野 貴継, 藤巻 朗, Jangwoo Kim, 井上 弘士

    情報処理学会研究報告  2021年3月 

     詳細を見る

    開催年月日: 2021年3月

    記述言語:日本語   会議種別:口頭発表(一般)  

    国名:日本国  

  • オイラー動画像誇張処理を対象とした CPU-FPGAハイブリッドシステムの実装と評価

    上野 麟, 谷本 輝夫, 後藤 孝行, 丸岡 晃, 川上 哲志, 小野 貴継, 飯塚 拓郎, 井上 弘士

    情報処理学会研究報告  2021年3月 

     詳細を見る

    開催年月日: 2021年3月

    記述言語:日本語   会議種別:口頭発表(一般)  

    国名:日本国  

  • ナノフォトニックニューラルネットワークアクセラレータ 招待

    川上哲志

    電子情報通信学会, 通信方式研究会  2021年1月 

     詳細を見る

    開催年月日: 2021年1月

    記述言語:日本語   会議種別:口頭発表(一般)  

    国名:日本国  

  • プロセッサへの実装に向けたORAMにおけるポジションマップ削減手法の検討 国際会議

    山方大輔, 川上哲志, 川上哲志, 井上弘士, 小野貴継

    暗号と情報セキュリティシンポジウム  2021年1月 

     詳細を見る

    開催年月日: 2021年1月

    記述言語:日本語   会議種別:口頭発表(一般)  

    国名:日本国  

  • 量子計算回数決定法のQAOA適用に向けた検討

    松尾 脩平, 谷本 輝夫, 川上哲志, 田渕 豊, 廣川 真男, 井上 弘士

    情報処理学会研究報告  2020年10月 

     詳細を見る

    開催年月日: 2020年10月

    記述言語:日本語   会議種別:口頭発表(一般)  

    国名:日本国  

  • 計算機科学屋からみるフォトニックニューラルネットワークアクセラレータ 招待

    川上哲志

    電子情報通信学会, フォトニックネットワーク研究会  2020年8月 

     詳細を見る

    開催年月日: 2020年8月

    記述言語:日本語   会議種別:口頭発表(一般)  

    国名:日本国  

  • オイラー動画像誇張処理を対象とした Halide を用いた FPGA 加速実行の設計と実装評価

    上野 麟, 谷本 輝夫, 後藤 孝行, 丸岡 晃, 川上 哲志, 小野 貴継, 飯塚 拓郎, 井上 弘士

    情報処理学会研究報告  2020年7月 

     詳細を見る

    開催年月日: 2020年7月

    記述言語:日本語   会議種別:口頭発表(一般)  

    国名:日本国  

  • アーキテクチャ探索を目的とした単一磁束量子回路の電力効率モデリング

    福光 孝介, 石田 浩貴, 長岡 一起, 田中 雅光, 川上 哲志, 谷本 輝夫, 小野 貴継, 藤巻 朗, 井上 弘士

    情報処理学会研究報告  2020年6月 

     詳細を見る

    開催年月日: 2020年6月

    記述言語:日本語   会議種別:口頭発表(一般)  

    国名:日本国  

  • Nanophotonic Neural Network Accelerator: Challenges and Opportunities 招待 国際会議

    Satoshi Kawakami

    Asia Pacific Society for Computing and Information Technology  2019年6月 

     詳細を見る

    開催年月日: 2020年6月

    記述言語:英語   会議種別:口頭発表(一般)  

    国名:日本国  

  • 第二回ポストムーアを考える座談会 〜「光」コンピューティングは「キラリ」と輝けるか?〜 招待

    川上哲志, 塩見準, 新家昭彦, 井上 弘士

    システム・アーキテクチャ研究発表会  2019年6月 

     詳細を見る

    開催年月日: 2020年6月

    記述言語:日本語   会議種別:シンポジウム・ワークショップ パネル(公募)  

    開催地:指宿   国名:日本国  

  • データ圧縮に基づく GPU 向け 高性能キャッシュアーキテクチャの提案

    岡 慶太郎, 川上哲志, 谷本 輝夫, 小野 貴継, 井上 弘士

    情報処理学会研究報告  2019年6月 

     詳細を見る

    開催年月日: 2020年6月

    記述言語:日本語   会議種別:口頭発表(一般)  

    開催地:指宿   国名:日本国  

  • 光アプロキシメートコンピューティングの実現に向けた電力性能解析

    川上哲志, 谷本輝夫, 北翔太, 新家昭彦, 小野貴継, 納富雅也, 井上弘士

    情報処理学会研究報告  2019年7月 

     詳細を見る

    開催年月日: 2020年6月

    記述言語:日本語   会議種別:口頭発表(一般)  

    開催地:北見   国名:日本国  

  • Performance Analysis for Approximate Optical Computing - Computer Architecture Perspective - 招待

    Satoshi Kawakami

    The International Workshop of Optical Packet Switching (OPS) and Optical Code Division Multiple Access (OCDMA)  2019年10月 

     詳細を見る

    開催年月日: 2020年6月

    記述言語:英語   会議種別:口頭発表(一般)  

    国名:中華人民共和国  

  • Prototype Design of 32 GHz Microprocessor based on Superconducting Single-Flux-Quantum Logic 国際会議

    Koki Ishida, Masamitsu Tanaka, Ikki Nagaoka, Takatsugu Ono, Satoshi Kawakami, Teruo Tanimoto, Akira Fujimaki and Koji Inoue

    The International Conference for High Performance Computing  2019年11月 

     詳細を見る

    開催年月日: 2020年6月

    記述言語:英語  

    国名:日本国  

  • How can we exploit noisy intermediate-scale quantum computers? ~A computer architecture perspective~ 招待

    Teruo Tanimoto, Shuhei Matsuo, Satoshi Kawakami, Yutaka Tabuchi, Masao Hirokawa and Koji Inoue

    Cryogenic Devices, Circuits, and Systems (QCCC)  2019年11月 

     詳細を見る

    開催年月日: 2020年6月

    記述言語:日本語   会議種別:口頭発表(一般)  

    国名:日本国  

  • NISQにおける解の信用区間推定法の検討

    松尾脩平, 谷本輝夫, 川上哲志, 田渕豊, 廣川真男, 井上弘士

    分野横断ワークショップ 量子コンピュータ研究開発の現在とこれから  2020年1月 

     詳細を見る

    開催年月日: 2020年6月

    記述言語:日本語  

    国名:日本国  

  • コーナ検出プログラムのニューラルネットワーク化による高速化と出力精度に関する検討

    竹内 一登, 谷本輝夫, 川上哲志, 井上 弘士

    情報処理学会研究報告  2020年1月 

     詳細を見る

    開催年月日: 2020年6月

    記述言語:日本語   会議種別:口頭発表(一般)  

    開催地:日吉   国名:日本国  

  • 量子ビットの初期化及び観測エラーを考慮した性能評価環境の構築

    松尾脩平, 谷本輝夫, 川上哲志, 田渕豊, 廣川真男, 井上弘士

    LSIとシステムのワークショップ  2019年5月 

     詳細を見る

    開催年月日: 2019年5月

    記述言語:日本語  

    国名:日本国  

  • モデル予測制御のためのメニーコア投機実行の性能モデリング

    川上哲志, 岩永明人, 井上弘士, 大塚敏之

    情報処理学会研究報告  2013年7月 

     詳細を見る

    開催年月日: 2019年5月

    記述言語:日本語  

    国名:日本国  

  • 可飽和吸収体の利用を前提としたナノフォトニック・ニューラルアクセラレータ向け活性化関数の評価

    磯部聖, 川上哲志, 小野貴継, 井上弘士, 納富雅也

    情報処理学会研究報告  2016年11月 

     詳細を見る

    開催年月日: 2019年5月

    記述言語:日本語  

    国名:日本国  

  • ナノフォトニック・ニューラルアクセラレーション構想

    川上哲志, 磯部聖, 浅井里奈, 小野貴継, 本田宏明, 井上弘士, 納富雅也

    情報処理学会研究報告  2016年11月 

     詳細を見る

    開催年月日: 2019年5月

    記述言語:日本語  

    国名:日本国  

  • ナノフォトニックコンピューティングの性能限界

    川上哲志, 浅井里奈, 小野貴継, 本田宏明, 井上弘士, 北翔太, 納富雅也

    情報処理学会研究報告  2017年7月 

     詳細を見る

    開催年月日: 2019年5月

    記述言語:日本語  

    国名:日本国  

  • Power-Performance Impact of Nanophotonic Vector-by-Matrix Multiplier

    Koji Inoue and Satoshi Kawakami

    JST Workshop: Novel frontiers of optics for computing  2018年7月 

     詳細を見る

    開催年月日: 2019年5月

    記述言語:日本語  

    国名:日本国  

  • ナノフォトニック・ニューラルアクセラレーション ~コンピュータ・アーキテクチャの視点から~

    井上弘士, 川上哲志

    応用物理学会秋季学術講演会  2018年9月 

     詳細を見る

    開催年月日: 2019年5月

    記述言語:日本語  

    国名:日本国  

  • Challenges in Ultra-High-Performance Low-Power Nanophotonic Computing - A Computer Architecture Perspective -

    Koji Inoue and Satoshi Kawakami

    OPTICS & PHOTONICS International Congress  2019年4月 

     詳細を見る

    開催年月日: 2019年5月

    記述言語:日本語  

    国名:日本国  

  • 実機エラーモデルに基づく光アナログ計算機シミュレーション: 大規模モデル適用性とFine tuning学習応用について

    中島 光雅 , 池田 幸平 , 川上 哲志 , 橋本 俊和

    応用物理学会春季研究報告  2024年3月 

     詳細を見る

    記述言語:日本語   会議種別:口頭発表(一般)  

▼全件表示

MISC

  • 量子コンピュータシステム ノイズあり量子デバイスの研究開発

    オーム社   2023年7月

     詳細を見る

    記述言語:日本語  

  • ムーアの法則の限界が見えた今、デバイス研究はどこに向かうのか ――コンピュータアーキテクチャの視点から――

    井上弘士, 川上哲志, 田中雅光

    電子情報通信学会   2019年10月

     詳細を見る

    記述言語:日本語   掲載種別:記事・総説・解説・論説等(学術雑誌)  

産業財産権

特許権   出願件数: 1件   登録件数: 0件
実用新案権   出願件数: 0件   登録件数: 0件
意匠権   出願件数: 0件   登録件数: 0件
商標権   出願件数: 0件   登録件数: 0件

所属学協会

  • 情報処理学会

  • 電気情報通信学会

  • IEEE

  • ACM

学術貢献活動

  • PC member

    xSIG (cross-disciplinary workshop on computing Systems, Infrastructures, and programminG)  ( Japan ) 2024年3月 - 2024年5月

     詳細を見る

    種別:大会・シンポジウム等 

  • xSIG (cross-disciplinary workshop on computing Systems, Infrastructures, and programminG)

    2024年1月 - 2024年7月

     詳細を見る

    種別:学会・研究会等 

  • プログラム編集

    電気・情報関係学会九州支部連合大会委員会  ( 崇城大学 ) 2023年9月

     詳細を見る

    種別:大会・シンポジウム等 

  • IEICE Transactions (D): Special Section on Forefront Computing 国際学術貢献

    2023年9月 - 2024年3月

     詳細を見る

    種別:学会・研究会等 

  • IEEE Special Issue Proposal for Design & Test Magazine 国際学術貢献

    2023年7月 - 2024年3月

     詳細を見る

    種別:学会・研究会等 

  • Guest Editor 国際学術貢献

    IEEE Special Issue Proposal for Design & Test Magazine,  ( UnitedStatesofAmerica ) 2023年3月 - 2023年7月

     詳細を見る

    種別:大会・シンポジウム等 

  • PC member

    xSIG (cross-disciplinary workshop on computing Systems, Infrastructures, and programminG)  ( Japan ) 2023年3月 - 2023年5月

     詳細を見る

    種別:大会・シンポジウム等 

  • xSIG (cross-disciplinary workshop on computing Systems, Infrastructures, and programminG)

    2023年1月 - 2023年7月

     詳細を見る

    種別:学会・研究会等 

  • 学術論文等の審査

    役割:査読

    2023年

     詳細を見る

    種別:査読等 

    外国語雑誌 査読論文数:3

    日本語雑誌 査読論文数:0

    国際会議録 査読論文数:0

    国内会議録 査読論文数:3

  • 専門委員

    電子情報通信学会 エレクトロニクスソサイエティ 集積回路研究専門委員会  2022年4月 - 2027年3月

     詳細を見る

    種別:大会・シンポジウム等 

  • 学術論文等の審査

    役割:査読

    2022年

     詳細を見る

    種別:査読等 

    日本語雑誌 査読論文数:0

    国際会議録 査読論文数:12

    国内会議録 査読論文数:0

  • TPC member 国際学術貢献

    Asia and South Pacific Design Automation Conference  ( Taipei International Convention Center China ) 2021年8月 - 2022年1月

     詳細を見る

    種別:大会・シンポジウム等 

  • 運営委員

    情報処理学会 アーキテクチャ研究会  2021年4月 - 2023年3月

     詳細を見る

    種別:大会・シンポジウム等 

  • 学術論文等の審査

    役割:査読

    2021年

     詳細を見る

    種別:査読等 

    日本語雑誌 査読論文数:0

    国際会議録 査読論文数:6

    国内会議録 査読論文数:0

  • TPC member 国際学術貢献

    Asia and South Pacific Design Automation Conference  ( Yokohama Japan ) 2020年8月 - 2020年12月

     詳細を見る

    種別:大会・シンポジウム等 

  • 学術論文等の審査

    役割:査読

    2020年

     詳細を見る

    種別:査読等 

    外国語雑誌 査読論文数:1

    日本語雑誌 査読論文数:0

    国際会議録 査読論文数:6

    国内会議録 査読論文数:0

  • TPC member 国際学術貢献

    Asia and South Pacific Design Automation Conference  ( China National Convention Center China ) 2019年8月 - 2020年1月

     詳細を見る

    種別:大会・シンポジウム等 

  • TPC member 国際学術貢献

    ACM International Conference on Computing Frontiers  ( Sicily Italy ) 2019年1月 - 2020年6月

     詳細を見る

    種別:大会・シンポジウム等 

  • 学術論文等の審査

    役割:査読

    2019年

     詳細を見る

    種別:査読等 

    外国語雑誌 査読論文数:2

    日本語雑誌 査読論文数:0

    国際会議録 査読論文数:5

    国内会議録 査読論文数:0

  • TPC

    ( Japan ) 2016年12月 - 2017年12月

     詳細を見る

    種別:大会・シンポジウム等 

▼全件表示

共同研究・競争的資金等の研究課題

  • 分散量子コンピューティングの共創的マルチレイヤー設計とその実装

    2023年10月 - 2028年3月

    JST CREST 

      詳細を見る

    担当区分:連携研究者 

  • 自立センサーノードのためのバイオミメティック汎用電源回路

    2022年9月 - 2027年3月

    NEDO先導研究プログラム/未踏チャレンジ2050 

      詳細を見る

    担当区分:研究分担者 

  • ポストムーア時代を見据えた超伝導コンピューティング技術の創成と展開

    研究課題/領域番号:22H05000  2022年4月 - 2027年3月

    科学研究費助成事業  基盤研究(S)

    井上 弘士, 田中 雅光, 中村 宏, 川上 哲志, 板垣 奈穂, 谷本 輝夫, 浜屋 宏平

      詳細を見る

    資金種別:科研費

    本研究の狙いは「超伝導デバイスの活用を前提とした新計算原理の創出と革新的コンピューティング技術の開拓」にある。世界最先端となるこれまでの基礎研究を起点とし、1) SFQ回路に最適な情報表現法とそれに基づく極低温演算メカニズムの導出、2) 異種新奇デバイス融合による極低温新メモリ/通信方式の探求、3)これらに基づく極低温超伝導汎用コンピュータ・アーキテクチャの創成、を目指す。

    CiNii Research

  • 光基盤と応用の最適結合を実現するシステム構造研究

    2022年4月 - 2027年3月

    日本学術振興機構 

      詳細を見る

    担当区分:研究代表者 

  • 空間・時間・波長自由度を活用する光電融合演算基盤の開発

    2022年4月 - 2027年3月

    国立研究開発法人科学技術振興機構,戦略的想像研究推進事業(CREST) 

      詳細を見る

    担当区分:研究分担者 

  • ポストムーア時代を見据えた超伝導コンピューティング技術の創成と展開

    2022年4月 - 2027年3月

    日本学術振興会 

      詳細を見る

    担当区分:研究分担者 

  • ポストムーア時代を見据えた超伝導コンピューティング技術の創成と展開

    研究課題/領域番号:22H00518  2022年4月 - 2026年3月

    科学研究費助成事業  基盤研究(A)

    井上 弘士, 田中 雅光, 川上 哲志, 谷本 輝夫, 廣川 真男, 小野 貴継

      詳細を見る

    資金種別:科研費

    本研究の目的は、単一磁束量子回路向けアーキテクチャを牽引し続ける我々の最先端基礎研究をシステムレベルへと昇華させ、極低温超伝導汎用コンピューティング技術として世界に先駆けて確立することにある。最初の2年間において、各種理論の構築、原理検証のためのチップ試作、アーキテクチャ概念設計、デバイスモデリング、といった要素技術開発を進める。そして3年目でこれらを統合したマイクロアーキテクチャ探索を実施し、最終年にて詳細設計ならびに総合評価を実施する。

    CiNii Research

  • 超伝導量子回路の集積化技術の開発

    2022年4月 - 2025年3月

    戦略的な研究開発の推進 ムーンショット型研究開発事業 

      詳細を見る

    担当区分:連携研究者 

  • 次世代計算基盤に係る調査研究  新計算原理調査研究

    2022年4月 - 2024年3月

    文部科学省 科学技術支援研究委託事業 

      詳細を見る

    担当区分:連携研究者 

  • 光基盤と応用の最適結合を実現するシステム構造研究

    研究課題/領域番号:22H05194  2022年 - 2027年

    日本学術振興会・文部科学省  科学研究費助成事業  学術変革領域研究(A)

    川上 哲志, VARGAS DANILO, 小野 貴継

      詳細を見る

    担当区分:研究代表者  資金種別:科研費

    本研究では,光の物理現象を用いた次世代コンピューティング基盤の構築を目的とする.具体的には,光微分演算器技術をベースとし光電融合計算機システムとして昇華させることで,光の極限性能を生かすフォトニックコンピューティング技術の発展に貢献する.また,電気メモリを含めた光演算器との融合によってより効率的な光電融合計算機アーキテクチャを構築する.さらに,システムレベルでの最適化と汎用性向上のための処理の近似変換を実現するソフトウェア実行基盤を構築する.以上により,光基盤と応用の最適結合を実現するシステム構造の研究を完遂する.また,本研究は領域全体が指向する光コンピューティング研究を加速させる基盤となる.

    CiNii Research

  • ポストムーア時代を見据えた超伝導コンピューティング技術の創成と展開

    研究課題/領域番号:22486499  2022年 - 2027年

    日本学術振興会  科学研究費助成事業  基盤研究(S)

      詳細を見る

    担当区分:研究分担者  資金種別:科研費

  • 総括版

    研究課題/領域番号:22H05192  2022年 - 2027年

    日本学術振興会・文部科学省  科学研究費助成事業  学術変革領域研究(A)

    川西 哲也, 成瀬 誠, 砂田 哲, 堀崎 遼一, 川上 哲志, 笠松 章史, 鯉渕 道紘, 内田 淳史, 長谷川 幹雄

      詳細を見る

    担当区分:研究分担者  資金種別:科研費

    拡大し続ける情報通信・情報処理への対応に向け,光及び発展著しい光技術のコンピューティングへの貢献が期待されている.本領域研究は,光とフォトニクスの極限性能―広帯域性・低損失性・多重性等―を追求し,それを生かす新たな情報機能創成を図る.光の物理的特徴と先端コンピューティングの調和に向け,光の限界性能を活用するコンピューティングメカニズムの創出,光の未開の潜在性能を引き出すサブストレートの開拓,さらにコンピューティングへの光の利活用において障壁となる構造的限界の克服を目指す.これにより光科学と情報学を融合した学際領域を開拓し極限フォトニックコンピューティングと呼べる学理を創成する.

    CiNii Research

  • 自立センサーノードのためのバイオミメティック汎用電源回路

    2022年 - 2027年

    NEDO先導研究プログラム/未踏チャレンジ2050

      詳細を見る

    担当区分:研究分担者  資金種別:受託研究

  • 「次世代計算基盤に係る調査研究」新計算原理調査研究

    2022年 - 2027年

    文部科学省 科学技術支援研究委託事業

      詳細を見る

    担当区分:研究分担者  資金種別:受託研究

  • ポストムーア時代を見据えた超伝導コンピューティング技術の創成と展開

    研究課題/領域番号:22486511  2022年 - 2025年

    日本学術振興会  科学研究費助成事業  基盤研究(A)

      詳細を見る

    担当区分:研究分担者  資金種別:科研費

  • 量子技術高等教育拠点標準プログラムの開発(Q-LEAP)

    2021年12月 - 2027年3月

      詳細を見る

    担当区分:研究分担者 

    量子技術分野においては、近年特に国際的な競争が激化しており、急激な発展を遂げる外 国の状況に伍して我が国がリーダーシップを発揮するためには、量子技術を専門とする研究 者・技術者層の厚みを大幅に増すことが不可欠であることが指摘されている。本プログラム では、量子技術分野に精通した人材の層の幅と厚みを増すために、高等教育段階における戦 略的な人材育成に取り組むことを目的とする。 量子技術分野の大きな特徴として、量子固有の新しい概念の理解、それらと従来技術との 調和と実装、さらに社会実装や普及においては社会的理解を促進することが必要とされてい る。本プログラムでは、これらの要請を踏まえ、高度な専門性を保証する専門教育のスタン ダードの確立を目指す。さらに、プログラムの実施を通して、量子技術の専門性とともに、 分野融合的な研究開発にも資する人材育成基盤の構築、また、多様な専門的バックグラウン ドをもつ優秀な人材の量子技術分野への参入を容易にし、分野融合研究、社会実装、量子新 技術の社会への導入と普及を支える人材育成の仕組みの確立を目的とする。産学連携や国際 性など高度人材として期待される知識や技能を身につけ、量子科学分野の人材に期待される 多様なキャリアパスを可能とする人材育成の実施を目指すものである。 量子技術分野の急速な発展に鑑み、遅れを生じないよう、大学の壁を超えた全国的な教育 の発信体制の確立も重要な目的のひとつであり、質の高い量子技術教育を全国的に展開する 仕組みの確立を目指す。

  • 単一磁束量子を用いた雑音駆動型超低電力計算機基盤の創成

    2021年10月 - 2025年3月

    国立研究開発法人科学技術振興機構,戦略的想像研究推進事業(さきがけ) 

      詳細を見る

    担当区分:研究代表者 

  • 空間・時間・波長自由度を活用する光電融合演算基盤の開発

    2021年 - 2027年

    戦略的創造研究推進事業 (文部科学省)

      詳細を見る

    担当区分:研究分担者  資金種別:受託研究

  • 単一磁束量子を用いた雑音駆動型超低電力計算機基盤の創成

    2021年 - 2025年

    戦略的創造研究推進事業 (文部科学省)

      詳細を見る

    担当区分:研究代表者  資金種別:受託研究

  • 単純再帰型ニューラルネットワーク向け光コンピューティングシステム基盤の研究

    研究課題/領域番号:20K19771  2020年4月 - 2023年3月

    科学研究費助成事業  若手研究

    川上 哲志

      詳細を見る

    資金種別:科研費

    本研究では,ポストムーア時代を支えるコンピューティング技術として,高性能/低電力な光計算機システムの構築を目指す.近年の光デバイスを活用した演算回路研究は単体の性能評価に留まっており,システムレベルでの性能の優位性は明らかでない.特に,高速性が特徴の光演算器においては,メモリ性能がボトルネックとなる可能性が高い.本研究では,記憶機能を有する単純再帰型ニューラルネットワーク向け光演算回路を基本とすることで,メモリアクセスを削減し,高性能/低電力な光計算機システムを確立する.さらに,メモリも含めた光計算機システム全体の性能/電力評価環境を構築し,システムレベルでの設計空間探索を実施する.

    CiNii Research

  • 単純再帰型ニューラルネットワーク向け光コンピューティングシステム基盤の研究

    2020年4月 - 2023年3月

      詳細を見る

    担当区分:研究代表者 

    本研究では,ポストムーア時代を支えるコンピューティング技術として,高性能/低電力な光計算機システムの構築を目指す.近年のナノフォトニクス技術の発展に伴い,様々な光デバイスを活用した演算回路が注目されている.しかしながら,その何れも演算回路単体の性能評価に留まっており,システムレベルでの性能の優位性は明らかでない.特に,高速性が特徴の光演算器においては,メモリ性能がボトルネックとなる可能性が高い.本研究では,記憶機能を有する単純再帰型ニューラルネットワーク向け光演算回路を基本とすることで,メモリアクセスを削減し,高性能/低電力な光計算機システムを確立する.さらに,メモリも含めた光計算機システム全体の性能/電力評価環境を構築し,デバイス/回路/アーキテクチャレベルでの設計空間探索を実施する.これによりシステム階層を跨いだ最適化を行い,CMOSを凌駕する光計算機システム技術を確立するとともに,光技術を計算機として活かすための研究開発指針を示す.

  • 量子技術高等教育拠点標準プログラムの開発

    研究課題/領域番号:20351339  2020年 - 2026年

    日本学術振興会・文部科学省  科学研究費助成事業  特別研究促進費

      詳細を見る

    担当区分:研究分担者  資金種別:科研費

  • 単純再帰型ニューラルネットワーク向け光コンピューティングシステム基盤の研究

    研究課題/領域番号:20222856  2020年 - 2022年

    日本学術振興会  科学研究費助成事業  若手研究

      詳細を見る

    担当区分:研究代表者  資金種別:科研費

  • 集積ナノフォトニクスによる超低レイテンシ光演算技術の研究

    2015年12月 - 2022年3月

      詳細を見る

    担当区分:連携研究者 

    本研究では、この問題を根本的に解決するために、ナノフォトニクスの精密制御技術を駆使した 新しい光コンピューティング技術を提案し、情報処理分野に破壊的イノベーションを引き起こすこと を目指す。光コンピュータは 80-90 年代に活発に研究されたが、その後 CMOS に対する優位性を見い だせずに衰退した技術と位置付けられている。本研究では、当時の光コンピュータ研究に関する分析 を踏まえて、今後 10-20 年先のレイテンシボトルネックを解消するという目的の元に、新 しい演算技術を提案する。

▼全件表示

担当授業科目

  • Linear Circuit Ⅱ

    2024年12月 - 2025年2月   冬学期

  • 電気電子工学企画演習

    2024年4月 - 2024年9月   前期

  • ニューロモルフィックハードウェア特論Ⅰ

    2024年4月 - 2024年6月   春学期

  • Linear Circuit Ⅱ

    2023年12月 - 2024年2月   冬学期

  • プログラミング演習

    2023年6月 - 2023年8月   夏学期

  • 電気電子工学研究演示

    2023年4月 - 2023年9月   前期

  • ニューロモルフィックハードウェア特論Ⅰ

    2023年4月 - 2023年6月   春学期

  • Linear Circuit Ⅱ

    2022年12月 - 2023年2月   冬学期

  • 電気電子工学研究調査

    2022年10月 - 2023年3月   後期

  • プログラミング演習

    2022年4月 - 2022年9月   前期

  • プログラミング演習

    2021年4月 - 2021年9月   前期

  • 電気情報工学実験 I

    2021年4月 - 2021年9月   前期

  • 基礎 PBLII

    2021年4月 - 2021年9月   前期

  • プログラミング演習

    2020年4月 - 2020年9月   前期

  • 電気情報工学実験 I

    2020年4月 - 2020年9月   前期

  • 基礎 PBLII

    2020年4月 - 2020年9月   前期

  • 基礎 PBLII

    2019年4月 - 2019年9月   前期

  • 電気情報工学実験 I

    2019年4月 - 2019年9月   前期

  • 電気電子工学読解Ⅰ

    2024年4月 - 2024年9月   前期

  • 電気電子工学演示Ⅰ

    2024年4月 - 2024年9月   前期

  • ニューロモルフィックハードウェア特論Ⅰ

    2024年4月 - 2024年6月   春学期

  • Neuromorphic Hardware I

    2024年4月 - 2024年6月   春学期

  • ニューロコンピューティング特論Ⅰ

    2024年4月 - 2024年6月   春学期

▼全件表示

FD参加状況

  • 2024年3月   役割:参加   名称:【シス情FD】高度データサイエンティスト育成事業の取り組みについて

    主催組織:部局

  • 2023年11月   役割:参加   名称:【シス情FD】企業等との共同研究の実施増加に向けて

    主催組織:部局

  • 2023年10月   役割:参加   名称:【シス情FD】価値創造型半導体人材育成センターについて

    主催組織:部局

  • 2023年5月   役割:参加   名称:【シス情FD】農学研究院で進めているDX教育について

    主催組織:部局

  • 2023年4月   役割:参加   名称:【シス情FD】若手教員による研究紹介⑧

    主催組織:部局

  • 2022年7月   役割:参加   名称:【シス情FD】若手教員による研究紹介⑤

    主催組織:部局

  • 2021年5月   役割:参加   名称:先導的人材育成フェローシップ事業(情報・AI分野)について

    主催組織:部局

  • 2020年7月   役割:参加   名称:アフターコロナの大学はどうあるべきか

    主催組織:部局

  • 2020年2月   役割:参加   名称:九州大学工学系改組の現状と今後の予定

    主催組織:部局

▼全件表示

他大学・他機関等の客員・兼任・非常勤講師等

  • 2022年  福岡大学工学部  区分:非常勤講師  国内外の区分:国内 

    学期、曜日時限または期間:後期,木曜日,5限

  • 2021年  福岡大学工学部  区分:非常勤講師  国内外の区分:国内 

    学期、曜日時限または期間:後期,木曜日,5限

  • 2020年  福岡大学工学部  区分:非常勤講師  国内外の区分:国内 

    学期、曜日時限または期間:後期,木曜日,5限

メディア報道

  • ■データセンターを省エネ化、「光電融合」とは? https://blogs.ricoh.co.jp/RISB/technology/post_773.html 新聞・雑誌

    Web記事  2022年4月

     詳細を見る

    ■データセンターを省エネ化、「光電融合」とは?
    https://blogs.ricoh.co.jp/RISB/technology/post_773.html

海外渡航歴

  • 2018年2月 - 2018年3月

    滞在国名1:アメリカ合衆国   滞在機関名1:Rice University